《用于高速 A/D 转换的连续时间 Δ-Σ 调制器:理论、实践和基本性能限制》

作者:

日期:2023-04-17

出版:

  • 95
  • 0
  • 1

作品总结

《用于高速 A/D 转换的连续时间 Δ-Σ 调制器:理论、实践和基本性能限制》

在模数转换器中,Δ-Σ调制器在中等速度的高分辨率到超高分辨率转换器市场上占据了主导地位,其典型应用包括数字音频和仪器仪表。最近,人们对使用连续时间环路滤波器而不是更常见的开关电容方法构建的Δ-Σ电路的兴趣日益浓厚。连续时间Δ-Σ调制器在输入端提供噪声较小的虚拟接地节点,具有针对信号混叠的固有保护,并且有可能在第一阶段使用物理积分器而不是电气积分器,用于加速度计和磁通传感器等新型应用。更重要的是,它们放宽了建立时间限制,从而提高了调制器时钟速率。这为宽带(1 MHz或更高)转换器开辟了可能性,可能用于中频无线电应用,以便在数字域中完成一个或多个混频级。
《用于高速A/D转换的连续时间Δ-Σ调制器:理论、实践和基本性能限制》涵盖了连续时间Δ-Σ调制器设计的所有方面,特别强调高时钟速度的设计。作者从众所周知的离散时间调制器设计问题的角度解释了此类调制器的理想设计,并在Matlab中提供了设计示例。它们还涵盖了连续时间调制器中常见的非理想问题及其如何降低性能,以及有关超高速设计中主要问题(反馈路径延迟、时钟抖动和量化器亚稳态)以及如何避免它们的大量材料。它们还为真正的高速电路提供了具体的设计程序,说明了关键参数选择时的权衡。还介绍了用于4 GHz模拟信号A/D转换的集成连续时间1 GHz带通调制器的详细电路图、仿真结果和测试结果。
《用于高速A/D转换的连续时间Δ-Σ调制器:理论、实践和基本性能限制》总结了一些很有前途的调制器架构,并列出了这一令人兴奋的领域中仍然存在的挑战。

0条评论