《提高谷填充PFC电路中的平台电平可提高效率(Raising The Plateau Level In Valley-Fill PFC Circuits Improves Efficiency )》

作者:

日期:2021-12-02

《提高谷填充PFC电路中的平台电平可提高效率(Raising The Plateau Level In Valley-Fill PFC Circuits Improves Efficiency )》


维克多·沃格曼,华盛顿州奥林匹亚市电力转换咨询公司。
摘要:无源电容式功率因数校正(PFC)电路采用了电容二极管网络的山谷填充(VF)功率因数校正(PFC)结构,与有源功率因数校正(PFC)电路相比,可以通过减小体积来提高功率因数并降低输入线电流的谐波失真。然而,现有VF-PFC电路的工作原理导致电源电压变化过大,导致PFC级之后的功率转换级中的电流幅值更高,功耗更高。
这些损耗受VF-PFC波形中所谓的平台电平的影响。本文讨论了VF-PFC的一种新实现所带来的效率提高,其中采用了比通常更高的平台水平。