《双模逻辑:数字IC设计的新范例》

作者:

日期:2023-09-25

出版:

  • 68
  • 0
  • 1

作品总结

《双模逻辑:数字IC设计的新范例》

本书介绍了双模逻辑(DML),这是一种新的数字集成电路设计范例。DML 逻辑门可以在两种模式下运行,每种模式都针对不同的指标进行了优化。它在栅极、模块和系统级别的这些操作模式之间动态切换,提供了最大的 E-D 优化灵活性。每个非常详细的章节都有多个插图,展示了DML范式如何无缝实现数字电路,这些电路消耗更少的能量,同时提高性能并减少面积,而不会显着降低可靠性。涵盖了 DML 方法的所有方面,从基本概念开始,到单门优化、通用模块优化、设计权衡以及使用标准 EDA 工具将 DML 集成到标准设计流程中的新方法。DML逻辑与众多应用兼容,但对于超低功耗、可靠的高性能系统和先进的扩展技术尤其有利 DML逻辑以学生和设计工程师可访问的语言编写,每个主题都面向所有对CMOS逻辑替代方案感兴趣的人立即应用。

  • 描述了一种新颖的、有前途的传统CMOS逻辑替代方案,称为双模逻辑(DML),其中单个栅极可以在两种模式下有选择地工作,每种模式都针对不同的指标(例如,能耗,性能,尺寸)进行了优化;
  • 在架构级别演示几种技术,这些技术可以节省大量能源并提高系统性能;
  • 专注于功率、面积和速度之间的权衡,包括晶体管和栅极级别的优化,包括 DML 基本单元的替代方案;
  • 说明各种 VLSI 应用的 DML 效率。

0条评论